N STYTU T TECHNOLOGII ELEK TR O N O W EJ
UNIWERSALNY SYSTEM MIKROPROCESOROWY 2 MIKROPROCESOREM 8-BITOWYM
System ten jest odpowiednikiem systemu MCS-SO firmy INTEL w konfiguracji podstawowej, tj. bez specjalizowanych układów pe
ryferyjnych, W skład systemu wchodzi osiem układów MOS/LSI oraz siedem układów TTL-S.
1. MCY 7890 - 8-bitowa równoległa jednostka centralna (CPU) z sześcioma rejestrami uniwersalnymi i akumulatorem oraz 16-bitowym licznikiem programu i 16-bitowym wskaźnikiem sto
su. Układ ma niezależną 16-bitową szynę adresów i niezależną 8-bitową dwukierunkową szynę danych.
Maksymalny cykl instrukcji - 2 ^us.
Odpowiednik kierunkowy - INTEL 8080A.
2. MCY 7851 - programowany komunikacyjny (szeregowy) układ wejścia/wyjścia (USART) przeznaczony do szeregowej transmis
ji danych. Układ przyjmuje znaki danych z CPU w postaci rów
noległej i przekształca je na dane szeregowe do transmisji oraz odwrotnie.
Odpowiednik kierunkowy - INTEL 8251.
3. MCY 7855 - programowany równoległy układ wejścia/wyjścia (PPI). Układ zawiera 24 zaciski wejścia/wyjścia, które mogą być programowane w dwa zespoły po 12 wejść/wyjść i wykorzy
stywane w trzech różnych trybach pracy:
TRYB PRACY 0 - wejścia/wyjścia normalne, TRYB PRACY 1 - wejścia/wyjścia strobowane,
TRYB PRACY 2 - strobowana dwukierunkowa szyna wejścia/wyjścia.
Odpowiednik kierunkowy - INTEL 8255A.
W S T Ę P N A IN F O R M A C JA T E C H N IC Z N A
«• 2 «•
4. MCY 7316 - 16-Kbit pamięć ROM o organizacji 2048 x 8 bitów w pełni zdekodowana z trzema programowanymi maską wejściami
HWybór modułu11 i trójstanowymi wyjściami danych.
Maksymalny czas dostępu - 450 ns.
Odpowiednik kierunkowy - INTEL 2316E.
5. MCY 7304 - 4-Kbit pamięć ROM o zawartości programowanej maską, o organizacji 512 x 8 bitów w pełni zdekodowana z dwoma programowanymi maską wejściami "Wybór modułu” i trój
stanowymi wyjściami danych.
Maksymalny czas dostępu - 625 ns.
Odpowiednik kierunowy - SIGNETICS 2530. Wyprowadzenia kom
patybilne z układem MCY 7316.
6. MCY 7716 - 16-Kbit pamięć reprogramowalna (EPROM) o organi
zacji 2048 x 8 bitów , programowalna elektrycznie i wymazy- walnie ultrafioletem. Rozkład wyprowadzeń i parametry elek
tryczne są takie same jak w układzie MCY 7316.
Odpowiednik kierunkowy - INTEL 2716.
7. MCY 7102 - układy 1-Kbit pamięci statycznych RAM o Organi
zacji 1024 x 1 bit z maksymalnymi czasami dostępu 250, 350, 450 7 650 ns i maksymalnym prądzie zasilania 55 lub 65 mA.
Układy mają trójstanowe wyjścia danych oraz pojedyncze wej
ścia "Wybór modułu".
Odpowiednik kierunkowy -. INTEL 2102A.
Uwaga: Przewiduje się opracowanie podtypu pamięci o maksy
malnym prądzie zasilania 15 mA, przy nie zmienionych war
tościach czasów dostępu oraz podtypu o wspólnym wyprowadze
niu wejścia i wyjścia danych.
8. MCY 7114 - układy 4-Kbit pamięci statycznych RAM o organi
zacji 1024 x 4 bity z maksymalnymi czasami dostępu 200, . 300, 450 ns i maksymalnym prądzie zasilania 65 lub 120 mA.
Wspólne wyprowadzenia wejście/wyjście danych wykorzystują układy trójstanowe. Funkcje wyprowadzeń wejście/wyjście ustawiane są sygnałem "Zezwolenie zaoisu".
Odpowiednik kierunkowy - INTEL 2114.
1
3
9# UCY 74S424 - generator impulsów zegarowych. Układ wytwarza dwa przesunięte w fazie sygnały taktujące 0^ i 0 2 o pozio
mach logicznych UQL = 0 , 4 5 V i UQH ó 9,4 V sterujące CPU oraz sygnał 0 2 T T L » zg°dny w fazie z 02 i o poziomach lo
gicznych TTLy sterujący inne układy wchodzące w skład systemu.
Odpowiednik kierunkowy - INTEL 8224,
10, UCYS428/74S438 - kontroler systemu i dwukierunkowy bufor szyny danych. Dwukierunkowy bufor do magistrali danych za
pewnia separację szyny danych CPU i szyny danych systemu, dając dużą obciążalność szyny systemu i podwyższając odpor
ność na zakłócenia, Wersja UCY 74S438 różni się od UCY 74S428 przebiegiem sygnałów kontrolnych wejścia/wyjścia oraz sygna
łu zapisu pamięci MEMW i sygnału odczytu pamięci MEMR,
W układzie UCY 74S438 sygnały te pojawiają się z pewnym wy
przedzeniem, co ułatwia synchronizację dużych systemów.
Odpowiednik kierunkowy - INTEL 8228/38.
11, UCY 74S414 - kontroler priorytetu przerwań. Układ przyjmuje żądania przerwań na ośmiu wejściach, wybiera przerwanie o najwyższym priorytecie i sprawdza, czy jest on wyższy od poziomu ustalonego software. Jeśli tak, układ wysyła do CPU sygnał przerwania (INT) wraz z informacją identyfikującą adres procedury obsługi przerwania.
Układ ma wyjście adresujące typu "otwarty kolektor", co umożliwia łączenie ze sobą wielu układów i budowę systemów 0 większej niż osiem liczbie poziomu przerwań.
Odpowiednik kierunkowy - INTEL 8214.
12, UCY 74S412 - 8-bit brama wejście/wyjście. Jest to zbudowany z ośmiu przerzutników D rejestr buforowy z wyjściami trój- stanowymi. Układ zawiera zespół bramek sterujących zapisem 1 wyprowadzeniem danych do i z.rejestru. Układ ma charakter uniwersalny, w systemie mikroprocesorowym może pełnić funk
cje bufora danych, np, jako bezpośredni interfejs CPU lub urządzeń wejścia/wyjścia.
Odpowiednik kierunkowy - INTEL 8212,
13* UCY 74S405 - dekoder binarny 1 z 8. Jest to układ uniwersal
ny, stosowany jako selektor urządzeń wejścia/wyjścia, bądź selektor "modułów pamięci". Możliwe jest proste łączenie układów w selektory 16-, 24- i więcej wyjściowe, dzięki ist
nieniu trzech niezależnych wejść zezwalających. Układ jest bardzo szybki - czas propagacji z wejścia adresowego do do
wolnego wyjścia .wynosi maks, 18 ns. — Odpowiednik kierunkowy - INTEL 8205,
14, UCY 74S416/74S426 - 4-bit nadajnik/odbiornik sterujący szynę danych o wyjściach trójstanowych odwracających (74S426), bądź nieodwracających (74S416), Układ może być stosowany jako bufor interfejs urządzeń wejścia/wyjścia.
Odpowiednik kierunkowy - INTEL 8216/8226,
15, UCY 74S418/74S419 - są to układy kontrolera magistrali. Uk
łady zapewniają interfejs logiczny pomiędzy kilkoma jednost
kami centralnymi (CPU), bądź CPU i procesorami DMA pracują
cymi na wspólnej szynie w systemie multiprocesorowym. Układ 74S418 zapewnia interfejs logiczny dla GPU MCY 7880-oraz kontrolera DMA 8257 INTEL. Układ 74S419 wykorzystywany jest w systemie z CPU 8085 (INTEL).
Odpowiednik kierunkowy - INTEL 8218/8219,
Układy systemu mikroprocesorowego wykonywane są niskoprogową technologią NMOS z bramką krzemową (poz, 1 - 8 ) lub technolo
gią TTL-S (poz. 9 - 15). Układ MCY 7716 montowany jest w obudo
wie ceramicznej dwurzędowej z oknem kwarcowym. Pozostałe układy montowane są w obudowach dwurzędowych ceramicznych i plastiko
wych. Wszystkie układy systemu mikroprocesorowego przeznaczone są do zastosowań profesjonalnych w zakresie temperatur pracy 0 ♦ 70°C i w zakresie temperatur przechowywania -55 «» 125°C,
INSTYTUT TECHNOLOGII ELEKTRONOWEJ Al, Lotników 32/46, 02-668 Warszawa Tei 435401
T1X* 815647 Dodruk ZOINTE ITE zam. ^ 8 8 n . 3 ^ 0 Czerwiec 1988
Cena 40 zł PRAWO REPRODUKCJI ZASTRZEŻONE