• Nie Znaleziono Wyników

Nowości 1989-1990 : karty katalogowe

N/A
N/A
Protected

Academic year: 2022

Share "Nowości 1989-1990 : karty katalogowe"

Copied!
58
0
0

Pełen tekst

(1)
(2)

W Y K A Z N O W Y C H KARI. I N F O R M A C Y J N Y C H O P R A C O W A Ń I W Y R O B Ó W I TE

„ N O W O Ś C I 1 9 8 9 “ do n a b y c i a w Z O I N T E * ^

M C Y 7 7 1 6 R

M C Y 7 4 0 I8N

U k ł a d r e p r o g r a m o w a l n e j p a m i ę c i s t a ł e j

E P R O M c e n a 1 5 0 zł

M C Y 7 4 5 0 4 N M C Y 7 4 3 1 IN M C Y 7 4 5 4 2 N M C Y 7 4 Ć 0 1 N M C Y 74 7 5 1 M

5 - c i o s t o p n i o w y d z i e l n i k p r z e z n Z u s t a w i a n i e m w a r t o ś c i p o c z ą t k o w e j

S z e ś c i o k r o t n y p r z e s u w n i k p o z i o m ó w l o g i c z n y c h D e k o d e r z k o d u B C O na k o d 7 - s e g m e n t o w y T i m e r p r o g r a m o w a n y

P r o g r a m o w a n y d z i e l n i k - e k s p a n d e r t i m e r a U n i w e r s a l n y d z i e l n i k

A P Y P 12F F o t o d i o d a

90 90 1 50 1 2 0 60 1 2 0 30

W P R Z Y G O T O W A N I U :

M C Y 7 8 4 3 N M C Y 1 2 1 3 N M C Y 7 4 0 4 0 N M C Y 7 4 0 4 2 N

E k s p a n d e r w e j ś c i a / w y j ś c i a U k ł a d z e g a r a a n a l o g o w e g o

1 4- i 1 2 - s t o p n i o w e l i c z n i k i b i n a r n e C M O S C z t e r o k r o t n y p r z e r z u t n i k t y p u D

M C Y 7 4 7 5 0 N / J U k ł a d s y n t e t y z e r a c z ę s t o t l i w o ś c i / P L L / U k ł a d s t e r u j ą c y -do w s k a ź n i k ó w f l u o r e s c e n c y j n y c h L a s e r i m p u l s o w y

M C 1 6 5 0 N C Q Y P 62F B P Y P 52F C T R 3 10

K r z e m o w a f o t o d i o d a l a w i n o w a T e r m i s t o r

-/P e ł n y a d r e s :

I n s t y t u t T e c h n o l o g i i E l e k t r o n o w e j Z a k ł a d o w y O ś r o d e k I n f o r m a c j i

N a u k o w e j , T e c h n i c z n e j i E k o n o m i c z n e j O z i a ł I n f o r m a c j i i D o k u m e n t a c j i Al. L o t n i k ó w 3 2 / 4 6

/ b l . V I . p o k . 1 1 0 , tel. 4 3 5 4 0 1 w . 4 5 0 / 0 2 - 6 6 8 W a r s z a w a

N O r u k Z 0 I N T E ITE n.250

V.vCV /L/L'V/

'.'"A v '

- • ■ -

ny v » i z - - ; , J V ' Ś ' S a

L

rl'-Vu, \ • S i x' , i

r- 4

\ m m

y;v .. _i>~- vVk.«L •• •*> '■ -**

" ' ' T ' i

¡ate$ii®rt

>r ‘ z- 7,f-

P ■ O1

S iśit

wmmm

I-': %■,-

; v?'- ' I 4 !i

w ft

1

(3)

I N S T Y T U T T E C H N O L O G I I E L E K T R O N O W E J

UKŁAD RE PROGRAMOWAŁ N E 3 PAMIĘCI STAŁEJ EPROM MCY 7716 R

Mo nol ityczn y cyfrowy układ scalony podstawowej jakości MCY 7716 R spełnia funkcję statycznej pamięci EPROM, p r o g r a m o ­ wanej elektrycznie i kasowanej promieniami u l t r a f i - l e t o w y m i . Pojemność 16 384 bity w konfiguracji 2048x8 bitów.

Układ wykonany jest w technologii n-kanałowej z bramką k r z e ­ mową. Zasilanie pamięci napięciem +5 V. Do wyboru zawartości pamięci służy 11 wejść adresowych (wybór kolumny Ag do A-j i w y ­ bór wiersza A. do A n .4 0

Wypr owa dzanie i wprowadzanie danych (podczas programowania) odbywa się za pomocą 8 wyprowadzeń 0g do 0^. Układ MCY 77-16 R ma wejście wyboru modułu CE (ang. Chip Enable) i wejście z e z w o ­ lenia wyjścia danych 0E (ang. Output Enable). W stanie s p o c z y n ­ ku (CE = U j H) wyprowadzenia 0g - 0^ są w stanie wysokiej impe- dancji. Uaktywnienie układu następuje przez podanie CE =

Gdy układ jest aktywny (CE = U I L ). możliwy jest wpływ na stan wyjść 0g - 0? za pomocą wejścia 0E. Dla 0E = U-^ wyprowadzenia 0g - 0^ są w stanie wysokiej impedancji, a udostępnienie wyjść nas tępuje przez 0E = Uj^.

Układ MCY 7716 R przechodzi w stan programowania, gdy n a p i ę ­ cie na wejściu U p p osiągnie 25±1 V. Za pomocą impulsów CE = U j H można zmieniać pierwotny stan 1 logicznej (H) na w y j ­ ściach (powstający przez naświetlenie światłem ultrafioletowym), na stan 0 logicznego (L). Poszczególne tryby pracy układu p r z e d ­ stawiono w zestawieniu na str. 4. Wszystkie wejścia układu

K A R T A K A T A L O G O W A

(4)

- 2 -

MCY 7716 R,w tym również wyprowadzenia Og - 0^, wyposażone są w przyrządy zabezpieczające.

Dzięki specjalnej obudowie każda zapisana informacja może zostać skasowana światłem ultrafioletowym. Używa się do tego typowych pro mienników UV, których parametry przedstawiają się następująco:

- długość fali UV - 254 nm (typ.),

- promiennik UV (lampa rtęciowa) - niskoc iśn ieniowy p r o m i e n ­ nik rtęciowy,

- dawka promieniowania (intensywność x czas naświetlania) - m i n . = 15 Ws x cm- dla okna kwarcowego,_2

_ o

- m i n . = 30 Ws x cm dla okna ceramicznego,

- odległość między górną krawędzią obudowy układu a lampą

< 2 , 5 cm,

- czas kasowania bezpiecznego - 3 x min ima lny czas kasowania (minimalny czas kasowania to czas,po którym ginie zapisana in­

formacja); czas kasowania nie powinien być krótszy niż 10 min, - minimalna liczba możliwych cykli prog ram owania/ka sow ania wynosi 20. W przypadku większej liczby tych cykli należy o c z e ­ kiwać wydłużenia czasu programowania i kasowania.

a7 C

a6C A 5 d

a-C

a2C A-| C A 0C

o 0 C o - , C

o 2c

u s s c

u

o

2U3u c d

23d a8 22 DAg 21 3 U PP 20 UOE

19 D A

10

18 Dce 17 30y 16 3°6 15d o5 1A 13 3 ° 3

A - A H0 rt10

°0 - °7 'OD

- wejścia adresowe

- we jścia/wyjśc ia danych Upp - wejścia zasilające

- wejście zezwolenia w y j ś ­ cia danych

- wejście wyboru modułu Rys. 1. Rozmieszczenie wyprowadzeń pamięci EPROM MCY 7716 R

U S S ! ÓE

CE

(5)

- 3 -

Układ MCY 7716 R montowany jest w 24-wyprowad zeni owej o b u d o ­ wie ceramicznej z oknem kwarcowym.

Rozmieszczenie wyprowadzeń przedstawia rys. 1.

DOPUSZCZALNE PARAMETRY EKSPLOATACYJNE

Napięcie dopuszczalne na dowolnym wej ściu/wyjściu

względem Ugg Uw

m i n .

-0,3

typ. max.

+ 6 V

Napięcie programowania w czasie programowania

względem Ugg = 0 V UPP* * 24 25 26 V

Temperatura otoczenia

w czasie pracy 'amb 25 70

* ) Parametry dopuszczalne nie służę do kontrolowania f u n k c j o ­ nowania układu, lecz wynikają z ograniczeń zastosowanej t e c h ­ nologii, konstrukcji i materiałów. Producent nie gwarantuje p o ­ prawności funkcjonalnej układu w warunkach poddania układu d o ­ puszczalnym narażeniom elektrycznym i temperaturowym.

**^Upp nie może nawet chwilowo przekraczać 26 V. Napięcie programowania Upp musi być dołączone

oraz odłączone nie później niż Ugg.

lub wyjmować układ z podstawki przy

nie wcześniej niż Uq q N ie należy wkładać dołączonym napięciu UPP = 25 V.

(6)

- 4 -

Tryby pracy układu MCY 7716 R

Tryb pracy

Wyprowadzenie

Wyjście CE

(18)

OE (20)

U PP (21)

UDD (24)

Odczyt UIL U IL + 5 V + 5 V Wyprowadzenie

danych

Wyjścia n i e ­

aktywne U Il U IH + 5 V + 5 V Wysoka impe-

dancja

Wyczekiwanie U IH U IL/ U IH + 5 V + 5 V Wysoka impe- dancja

Programowanie*) Impuls

U IH U IH + 25 V + 5 V

Wyprowadzenie danych

Weryfikacja

programowania U Il U IL + 25 V + 5 V Wyprowadzenie danych

Blokada ***')

programowania U IL U IH + 25 V + 5 V Wysoka impe- dancja

* ) W celu programowania należy przy odp owiednim napięciu Upp, OE = U TH oraz stabilnych danych i adresach wymusić Uj h

na wejściu u T na czas t p W . Nie jest konieczne progr amowanie wszystkich komórek pamięci, możliwe jest programowanie p o j e ­ dyncze .

* * )

W tym stanie można odczytać'przy prz yłożonym napięciu programowania zawartość zaadresowanego słowa.

***)Przerwanie programowania przy przyłożonym napięciu programowania. W tym stanie mogę być zmieniane adresy i dane.

(7)

- 5 -

ELEKTRYCZNE PARAMETRY CHARAKTERYSTYCZNE

(t,.h * ° - ™ ° C , 'amb * Unn = DD 5%, U pp = U 0D i 0,6 V)

Tabela 1. PARAMETRY STATYCZNE

Nazwa- parametru Symbol J e d n .

■ Wartość m i n . m a x .

- warunKi pomiaru

Prąd upływności

wejść ILI pA - 10 Uwe = 5 ’25 V

Prąd upływności

wyjść XL0 pA - 10 Uwy = 5,23 V-

Prąd zasilania w stanie w y c z e ­

kiwania IDDsb mA - 30

UDQ = 5,25 V 0_E - U IL CE = U IH

Prąd zasilania T w stanie nn

aktywnym active mA 120 0E = CE = U IL

Pobór prądu z Upp w czasie

odczytu i?? mA - 6 Upp = 5,85 V

Napięcie w e j ­ ściowe w st a­

nie niskim U IL V -0,3 0,8

Napięcie w e j ­ ściowe w s t a ­

nie wysokim U IH V 2,2

W 1

Napięcie w y j ­ ściowe w s t a ­

nie niskim U 0L V - 0,4 10 * 2 ,1 mA

Napięcie w y j ­ ściowe w s t a ­

nie wysokim U 0H V 2,4 - Iqj_I = -400 pA

(8)

- 6 -

Tabela 2. PARAMETRY DYNAMICZNE* ^

(UDD = 5 V t 5%, U ss = O V, U pp = U0D t 0,6 V, tamb = O - *70°C.

Przebiegi czasowe wg rys. 2)

Wartość

Nazwa parametru Symbol l e d n . Warunki

pomiaru* m i n . m a x .

Czas dostępu od wejścia a d re so ­

wego ^a(ad) nS - 450 CE = ÓE = U IL

Czas dostępu od wejścia wyboru

modułu t a ( Ć E ) ’ nS - 450 Te = u IL -

Czas dostępu od wejścia zezwo­

lenia wyjścia ^a(en) nS - 120 CE = U IL danych

Czas zablokować nia sygnałów wyjściowych po zmianie sygnału CE na stan 1

tdis(ĆE) nS 100 0E . U IL

Czas zablo kow a­

nia sygnałów wyjściowych po zmianie sygnału 0E na stan 1

*dis(en) nS - 100 CE = Uj.

Czas trwania impulsu pr ogr a­

mującego tw(PR) mS 45 55

* ) - wszystkie sygnały mają stromość zboczy <.20 ns, - stopnie wyjściowe wysterowują obciążenie zastępcze, - rozpoznanie stanu wyjścia napięcia przy U ni = 0,8 V

i Ugu = 2,0 V, UL

- układ obciążający i pojemność obciążająca 100 pF r e ­ zystory obciążające, które umożliwiają określenie war- tości U 0 L , U C H .

(9)

- 7 -

Tabela 3. PARAMETRY PROGRAMOWANIA

(UDD = 5 V i 5 %, U ss = 0 V, U pp = 25 V ± 1 V, tgmb = 25°C * 5°C.

Przebiegi czasowe wg rys. 3)

Nazwa parametru Symbol J e d n . Wartość

m i n . typ. m a x .

Czas ustalania adresu *setupA ps 2 - -

Czas ustalania sygnału OE *setupOE ps 2 - -

Czas ustalania danych t ^ « setupD ps 2 - -

Czas przetrzymywania adresu_po zmianie s y g ­

nału CE na stan 0 tholdA ps 2 - -

Czas przetrzymywania sygnału OE po zmianie

sygnału CE na stan 0 tholdOE ps 2 - -

Czas przetrzymywania 'danych_po zmianie s y g ­

nału CE na stan 0 tholdD ps 2 - -

Czas opóźnienia z a b l o k o ­ wania sygnałów w y j ś c i o ­ wych po zmianie sygnału OE na stan 1*'

^dis(en) ns 0 - 120

Czas dostępu od wejścia zezwolenia wyjścia d a ­

nych (OE)*) *a(en) ns - - 120

Czas trwania impulsu

pr ogramującego tw(PR) ms 45 50 55

Czas narastania impulsu

programującego tr(PR) ns 5 - -

Czas opadania impulsu

programującego tf(PR) ns 5 - -

* ) —

- u IL

(10)

Rys. 2. Przebiegi czasowe układu MCY 7716 R Rys. 3. Przebiegi czasowe układu MCY 7716 R podczas programowania

(11)

- 9 -

Tabela 4. POJEMNOŚCI

(UDD = *5 V ± 5*i U ss * 0 V, t amb = 25°C)

Nazwa parametru Symbol J e d n .

Wartość

m a x . Warunki pomiaru

Pojemność wejść c i pF 6 Wszystkie w y ­

prowadzenia poza mierzonym uziemione

f = 1 MHz

Pojemność wyjść Co PF 12

(12)

INSTYTUT TECHNOLOGII ELEKTRONOWEJ Al. Lotników 32/46

02-668 Warszawa

tlx 815647 n

t.el. 435401 Oruk ZOINTE ITE z am. ¿ 2 /§3 n .2 0 0 Cena 150 zł

Luty 1989

PRAWO REPRODUKCJI ZASTRZEŻONE

(13)

CBMFj

IN S T Y T U T T E C H N O L O G II E L E K T R O N O W E J

5- STO PN IO WY D Z I E L N I K P R Z E Z N

Z USTAWIANIEM W A R T O Ś C I POCZĄTKOWEJ MCY 74018N

Układ składa się z 5-stopniowego licznika J o h ns on a , buforowanych wy jś ć Q z każdego stopnia licznika i układu s terującego t rybem p r a c y l i c zni ka . Układ zawiera:

- pięć równoległych wejść ustawi aj ących stan początkowy licznika (J1 * J5), - wejście d a n yc h ( D ) ,

- a s y n c h r o n i c z n e wejście kasowania stanu licznika ( R ) , - wejście zegarowe ( C L ) ,

- wejście zezwolenia na a s y n c h r o n i c z n e ustawianie początkowego stanu licz­

nika z wejść równoległych ( P E ) , równoległe wyj ści a z każdego stopnia licznika

( Q1 ^ 0 5 ) .

Wejścia równoległe (J1 ? J5) są a k t y w n e , g dy stan wejścia zezwalającego na s y n c h r o n i c z n e ustawianie początkowego stanu licznika ( P E ) jest wy s ok i . I n­

formacje z wejść równoległych (J 1 t J5) są wy pr owadz ane do licznika ni eza­

leżnie od wejść ( C L ) i (D) oraz zapamiętywane p r z y p r z e j ś c i u impulsu na wej­

ściu ( P E ) ze st anu niskiego w w y s o k i . Gdy wejście ( P E ) j est w stanie ni ski m, licznik pr zes uwa informacje, g dy na wejściu zegarowym ( C L ) stan zmienia się z niskiego na w y s ok i . Wejście impulsu zegarowego ( C L ) wyposażone j e s t w układ Schmitta, co pozwala na nie wprowadzanie wymagań na c z a s y n a r a s t a ­ nia i opadania impulsów w s ygnal e zegara ( C L ) . P r z y wysokim stanie wejścia

(R) l ic zni k j es t k as o wa n y, t z n . wyjścia (Q1 t Q5) są w stanie wysokim nie­

zależnie od stanów w s z y s t k i c h i n ny ch wejść.

Pr zy podłączeniu na wejście (D) odpowiedniej kombinacji stanów l ogicznych z wy jś ć (Q1 t Q5) dokonuje się ustawienia stopnia podziału pr ze z N w z a k r e ­ sie 2 t 10.

W S T Ę P N A K A R T A K A T A L O G O W A

(14)

- 2 -

Li cz ni k w układach MCY 74/64018N wyposażony jest w we wn ęt r zn y układ ko­

rekcji kodu. G d y na wy jści ach Q1 t Q5 wystąpią st any niezgodne z zanegowa­

nym kodem J ohns ona, l iczni k automatycznie powraca do zliczania w zanegowa­

nym kodzie Johnsona w najgorszym p r z y p a d k u po j edenastu impulsach z e g a r a . Załączone r y s u n k i 1 - 3 przedstawiają kolejno: układ wy p ro wa d ze ń, schemat logiczny oraz przebieg czasowy dla dziesiętnej konfi guracji l ic zn ik a.

UDD R

J 5

PE J 4

R y s . 1. Układ wyprowadzeń MCY 7401 8N

D O P U S Z C Z A L N E P A R A M E T R Y E K S P L O A T A C Y J N E

Napięcie zasilania U, Napięcie wejściowe Prąd wejściowy

Za kre s temperatur p rac y

Zakres temperatur pr zechowywania Temperatura lutowania::

- ręcznego (max. 4 s) - automatycznego Maksymalna moc s t r a t

DD U l

I.

amb stg sol

D

0,5 ł +20 - 0 , 5 + U DD + 0,5

±10 0 + +70 -55 + +125

350 270 500

V V mA o_

UC mW Parametry s t at yc z ne układu - jak dla seri i MCY74000.

(15)

Stopień podziału

N = tła wej.

0

2 Q1

3 Q1Q2

4 Q 2

5 Q4-Q3

6 Q3

7 Q3-Q4

8 0 4

9 Q 4 Q5

10 Q5

“D o d a n a wej. dia danego stopnia x -stan dowolny

Tablica stanów

CL R PE

3N %

"V.

0 0 X 5n

J~

0 0 X Ol

X 0 1 0 1

X 0 1 1 0

X 1 X X 1 '

R y s . 2. Schemat logiczny układu MCY 74018N

(16)

R y s . 3. P rz ebi eg c zas owy dla dziesiętnej k onfi guracji Ijcznika MCY 74018N. Wejście "D" - "Data" pod­

łączone do Q5

i

(17)

- 5 -

Tabela 1. P A R A M E T R Y D Y N A M I C Z N E . E l e k t r y c z n e parametry c h a r a k t e r y s t y c z n e

( t . = 2 5 ° C , t = t , = 20 n s , C. = 50 p F , R = 200 kQ)

' amb r f L L

Nazwa

parametru Symbol Je d n .

Wartość

UDD min. t y p . max. M

1 2 3 4 5 6 7

P R A C A S Y N C H R O N I C Z N A -

Czas propagacji C L t p H L ns - 100 200 5

do wyjścia Q t PLH 180 90 10

130 65 15

Czas narastania t T L H ns 100 200 C5

i opadania s ygnał u - t T H L - 50 100 10

na wyj ści u Q 40 80 15

Minimalna s zer okoś ć t w r i ns 80 160 5

impulsu zegarowego U L . - 35 70 10

25 50 15

Czas narastania *i"r i /JS

i

5 ! i opadania sygnału

f C L ni eograni czony 10

zegarowego 1 5

l

Minimalny c zas wprowa­ t s ns _ 20 40

i

i

3 I

dzenia impulsów D przed - 5 12 10 j

impulsem C L 3 6 15 |

Czas utrzymania impulsu t h ns 70 140 5

D względem C L - 40 80 10

30 60 15

Maksymalna częstotliwość f C L MHz 3 * 6 - 5

impulsów zegara 7 14 - 10

8,5 17 15

i

|

A S Y N C H R O N C Z N E U S T A W I A N I E S T A N U L I C Z N I K A

Czas propagacji P E / R t p H L ns - 275 550 5 i

do wyj ści a Q t PLH 125 250 10

” * 90 180 15

Minimalna szerokość ^ W p P ' D ns 80 160 5

impulsów P E / R r e / k i - 35 70 10

1

- 25 50 1 5

1

(18)

- 6 -

T a b . 1 c d .

1 2 3 4 5 6 7

Minimalnv czas usunięcia ns 40 80 5

impulsu P E / R przed im­ - 15 30 10

pulsem zegarowym C L 10 20 15

Pojemność wejściowa

C l PF _ 5 7,5 w s z y ­

s t k i e w e jś ­ cia

I N S T Y T U T T E C H N O L O G I I E L E K T R O N O W E J A l. Lotników 32/46

02-668 Warszawa tel. 435401 tlx 815647

Cena 90 zł D R U K Z O I N T E I T E zam.

58 /

89 n.

Maj 1989 r .

PRAWO R E P R O D U K C J I Z A S T R Z E Ż O N E

(19)

gisg IN S T Y T U T T E C H N O L O G II E L E K T R O N O W E J

S Z E Ś C I O K R O T N Y PRZ ESUWNI K POZIOMÓW L O G I C Z N Y C H MCY 74504N

Układ sześciokrotnego nieodwracającego p r ze s uwn i ka poziomów l ogicznych pr ze zna cz ony jest do przesuwani a poziomów logi cznych T T L do poziomów logicznych CMOS-mod p r a c y T T L , dla dowolnego napięcia zasilania układów CMOS z z a k r e s u od 5 V do 15 V . Wejście s te r uj ąc e pozwala również pr ze jś ć z układu CMOS o jednym poziomie logicznym do układu CMOS o innym poziomie logicznym-mod p r a c y CMOS, K aż dy wz rost lub obniżenie poziomu logicznego realizowane j est p rze z odpowiedni dobór poziomów napięć zasi laj ących U DD i U ^ ę . Poziom U c c ustawia poziom sy gna łu wejściowego, podczas gdy U DD ustala poziomy napięć wy j śc i owy c h.

Obudowa plastykowa 15 - wyprowadzeniowa CE71 .

P A R A M E T R Y D O P U S Z C Z A L N E

Napięcie zasilania U c c , U QD - 0 ,5 r +18 V

Napięcie wejściowe Uj - 0 ,5 + U r c + 0,5 V

G r a n i c z n y prąd wejściowy l| 1 10 mA

Za kre s temperatur p r a c y t , 0 + +70 ° C

MCY 74504N amD

Zakres temperatur p r z e - t -55 t +125 ° C

chowywania s ^

Temperatura lutowania

- ręcznego /max. 4 s/ t , +350 ° C

- automatycznego so +270 ° C

Maksymalna moc st rat P D 500 mW

Uwaga: Dla poprawnej p r a c y układów, zaleca się, aby U ( i U Q były wymu­

szane w z a k r es a ch Us s < U| ^ U c c i U s s < UQ < U DD

W S T Ę P N A K A R T A K A T A L O G O W A

(20)

- 2 -

1 c uc c l j UDD 316

2 C A out W 315

3 C A in ^in 314

4C Bout Mode 313

5 C Bjn ^out 312

6 C ^out ^in □11

7C C'm Dout 310

8C USS Din 3 9

/

R y s . 1. Schemat funkcj onal ny i opis wyprowadzeń

(21)

Tabela 1. P A R A M E T R Y S T A T Y C Z N E

Nazwa Wartość

Warunki pomia ru Symbol J e d n . t x)

min

o t x)

parametru 25 C max

Inne U DD

max. min. t y p . max. max.

v T

1 2 3 5 6 7 8 9 10

Sp oc z yn kowy

'd d lub nA 500 - 0,5 500 3800 u | L = o v 5 .

prąd zasilania

' c c 1000 - 1 ,o 1000 7500

U 1H " U C C " U DD 10

2000 - 1,5 2000 15000 MOD CMOS 15

500 - 0,5 500 3800 5

'd d nA 1000 - 1,0 1000 7500 U , L = o v 10

Sp oc z yn k ow y 2000 - 1,5 2000 15000 II — 1 1 K\/ 15

prąd zasilania I H MODC i T L 5

' c c mA 5,0 2,5 5,0 6,0 10

15 Prąd

wyj ści owy w stanie niskim

‘ O L mA

0,64

1 ,6 4,2

0,51

1 .3 3,4

1 ,0 2,6 6,8

-

0,36

0,9 ' 2,4

U = 0 , 4 V U I L = 0 V U n . = 0 , 5 V

U IH= U C C U0 L = 1 . 5 V

5

10 15

Prąd

- 2 , 0 - 1 , 6 -3 ,2 - -1 ,15 u n n = 2 ' 5V 0H u , L = OV

5 wyj ści owy

w stanie wysokim

'o h mA

-0 ,6 4 - 1 , 6 -4 ,2

-0,51 - 1 , 3

- 3 , 4

-1 .0 - 2, 6

- 6. 8

-

-0,36 - 0 , 9

- 2. 4

UOH = 4 ' 6V Unw = 9.,5V

u = u IH U C C U0 H = 1 4 , 5V

5 10

15

(22)

T a b . 1 c d .

1 2 3 4 5 6 7 8 9 10

UO L = 1 V T 1u

0,8 - - 0,8 0,8

u c c = 5 v T

Napięcie UO L = 1 ' 5 V ! L 15

wejściowe

U OL = 1 V ! 10

w stanie

U i L V 1,5 - - 1,5 1 ,5 u c c = 5 V C

niskim U n| = 1 ,5 V |

C - M V “ | U C C = 10 V |

M 0

15

3,0 - - 3,0 3,0 15

S

U OH = 9 V 1T 10

2,0 2,0 2,0

UC C = 5 V UOH = 13' 5 V I

T

L 15

Napięcie wejściowe

w stani e U IH V 3,5 3,5 - - 3,5

UOH = 9 V ! u c c = 5 v UOH = 13' 5 V | UOH = 13*5 V | u c c = 1 0 V |

C M

10

15 wysokim

0

7,0 7 ,0 7,0 S 15

Napięcie w y j ­ ściowe w s t a ­ nie niskim

UO L V 0,05 - 0 0,05 0,05 U IN = 0 v

Iq = 0 mA

5 10 15

I

(23)

T a b . 1 c d .

1 2 3 4 5 6 7 8 9 10

Napięcie w y j ­ ściowe w s t a ­ nie wysokim

UOH V

4.95 9.95 14,95

4.95 9.95 14,95

5,0 10 15

-

4,95 10 14,95

U I N = U C C Iq = 0 mA

5 10 15 Prąd

wejściowy

nA -300 - *1 o~2 *300 ±1000 U . L = ° V

U IH = U C C

15

Uwaga: 1. T T L = Mod T T L = Mod T T L - C MO S, CMOS = Mod CMOS = Mod CMOS - CMOS.

2. Wsz yst ki e nie w y k o r z y s t a n e wejścia powinny by ć odpowiednio spol aryzowane p rze z podłączenie do U s s lub U c c .

3. Pomiary wy k on y wa ć p r z y napięci ach na wejściu MODE OV lub U ę ^ .

X , t . = 0 ° C , t = 70°C

min max

I U1 I

(24)

- 6 -

Tabela 2. P A R A M E T R Y D Y N AM I C Z NE (t b = 2 5 ° C , t p = t f = 20 n s , C L =

= 50 p F , Rl = 200 kQ )

Nazwa Wartość Mod Warunki

' ... . “]

pomiaru parametru

Symbol J e d n . t yp. ma x.

p r ac y u c c [ V ]

U DD [ v ]

140 280 T T L - C M O S 5 10

140 280 U_._ > U _ „ 5 15

DD C C

120 240 CMOS-CMOS 5 10

t P HL 120 240 5 15

70 140

U DD > U C C 10 15

185 370 CMOS-CMOS 10 5

C z a s y i

185 370 15 5

175 350

U C C > U DD 15 10 propagacji

sygnałów 170 340 T T L - C M O S D 10

ns 160 320

U DD > U C C 5 15

I 170 340 CMOS-CMOS 5 10

t PLH 170 340 5 15

Ij 100 200

U DD > U C C 10 15

275 550 CMOS-CMOS 10 5

275 550 15 5

145 290

U C C > U DD 15 10 C z as narastania

tT L H 100 200 Wszystki e ft 5

i opadania s y g n a ­ 50 100 mody - 10

łu wejściowego

tT H L 40 80 pr ac y 15

Pojemność

wejściowa C . pF 5 7,5 - -

I N S T Y T U T T E C H N O L O G I I E L E K T R O N O W E J A l. Lotników 32/46, 02-668 Warszawa tel. 435401

tlx 815647

Cena 90 zł D r uk Z O I N T E I T E z a m . 5 g / S 9 n .2 ,0 0 Maj 1 989 r ' PRAWO R E P R O D U K C J I Z A S T R Z E Ż O N E

(25)

mm IN S T Y T U T T E C H N O L O G II E L E K T R O N O W E J

D E K O D E R Z KODU B C D NA KOD 7 -SEGMEN TOWY MCY 74511N

Układ MCY 74511N spełnia f unkcj ę dekodera z kodu B C D na kod wsk a źn i ka 7-segmentowego z rejestrem z at rzas kowym na wejściu i stopniami wyjściowymi umożliwiającymi bezpośredni e sterowanie wyświetl acza L E D . Schemat bl okowy, l og ic zn y, tabela f u n k c j i , rozkł ad i opis wyprowadzeń przedstawi aj ą r y s . 1-4.

Stan ni ski na wejściu n r 3 ( L T ) powoduje zapalenie się w s z y s t k i c h segmentów wyświetlacza niezależnie od st anu pozostałych wej ść.

Stan niski na wejściu n r 4 ( B L ) p r z y jednoczesnym st ani e wysokim na wej ści u L T powoduje wygaszani e wyświetl acza niezależnie od st anu pozostałych w e j ść . Wejścia 1, 2 oraz 6 i 7 są wejściami d a n y ch w kodzie B C D (odpowiednio B =

= 21 , C = 22 , D = 2 ^ A = 2 ° ) . Dane te zamieniane na kod w s ka ź ni k a 7-segmentowego L E D i p r z e s y ł a n e na wyj ści a układu (odpowiednio: 9 - s e g ­ ment e, 10 - segment d , 11 - segment c , 12 - segment b , 13 - segment a, 14 - segment g , 15 - segment f ) . Pojawienie się kodu B C D większego od 1001 powoduje wygaszenie w s z y s t k i c h segmentów wyś wietl ac za.

Wejście n r 5 ( L E / S T R O B E ) j es t wejściem s ter ując vm zapisem do r e j e s t r u z a ­ trzaskowego. G d y jest ono w stanie ni skim, dane z wejść 1, 2, 6 i 7 są z ap i ­ sywane do r e j e s tr u i bezpośredni o p r z e sy ł a ne na w y j ś c i a . G d y j es t ono w sta­

nie wysokim, w r ej es t rz e z at rzas kowym zostaje z ap i sa n y ( z a t r z a ś n i ę t y ) stan wejść B C D bezpośrednio s p r z e d zmiany stanu tego wejścia i wszel ki e zmiany na wejściach B C D nie mają wpływu na stan wy świ et la cz a. Na wyj ści a w y ś w i e ­ tlacza p r z e s y ł a n y j est stan r e j e s t r u zat rzas kowego.

W S T Ę P N A K A R T A K A T A L O G O W A

(26)

UDD f g a b c d e

R y s . 1. Rozkład i opis wypr owadzeń układu MCY 74511 N

1 , 2 , 6 , 7 - B , C , D , A - wejścia d a n yc h w kodzie B C D , 3 - L T - wejście testowania wy świetl ani a, 4 - B L - wejście wy ga sza ni a w y św ie tl a cz a, 5 - L E / S T R O B E - wejście s t e r u j ą c e wpisem d a n y c h do r e j e s t r u z a t r z a ­ s kowego, 8 - U g s “ masa, 9,10,11 ,12,1 3 , 1 4 , 1 5 - e , d , c , b , a , ć j , f - wyj ści a do segmentów wyświetl acza L E D ,

16 - U DD - zasilanie B

C U f

BL LE / STROBĘ -

D A USS

1 16

2 15

3 14

A 13

5 12

6 11

7 10

8 9

T A B E L A F U N K C J I

L E B L L T D c B A a b c d e f g wskaźnik

X X 0 X X X X 1 1 1 1 1 1 1 S '

X 0 1 X X X X 0 0 0 0 0 0 0 pus ty

0 1 1 0 0 0 0 1 1 1 1 1 1 0 O

0 1 1 0 0 0 1 0 1 1 0 0 0 0 /

0 1 1 0 0 1 0 1 1 0 1 1 0 1

0 1 1 0 0 1 1 1 1 1 1 0 0 1 3

0 1 1 0 1 0 0 0 1 1 0 0 1 1 Li

0 1 1 0 1 0 1 1" 0 1 1 0 1 1 5

0 1 1 0 1 1 0 0 0 1 1 1 1 1 h

0 1 1 0 1 1 1 1 1 1 0 0 0 0 -i

i

0 1 1 1 0 0 0 1 1 1 1 1 1 1 3

0 1 1 f 0 0 1 1 1 1 0 0 1 1 c !

0 1 1 0 1 0 0 0 0 0 0 0 0 p u st y

0 1 1 0 1 1 0 0 0 0 0 0 0 p u st y

0 1 1 1 1 X X 0 0 0 0 0 0 0 p u st y

1 1 1 X X X X * *

X -

* _

dowolna kombinacja z er i j e d y n e k ,

pamiętany j est stan dla kodu B C D , któ­

r y wystąpił jako ostatni pr ze d p r z e łą c ze ­ niem L E na 1 dla L E - 0

I K>

I

(27)

- 3 -

LT 3

LE/STROBE 5 USS

UDD

- > 8 ->16

BL4

Wyjścia do wyświetlacza 7-segmentowego

R y s . 2. Schemat blokowy układu MC Y 74511

Wejście z dekodera

o---

9 UDD

U,SS

Wyjście do wyświetlacza 7-segmentowego --- o

R y s . 3. Schemat e l e k t r y c z n y bufora wyjściowego w ukł adzi e MCY 7451 1 N

(28)

ABL

^ - 0 ° — O k ł

fd-

S - O 5LE/STR0BE

3 > —

2 > - h > -

>16 U

> 8 U DD SS -o15f

o1Ag

£ > o ---o1 3q

5 ^ ° ---- £>>----o12b

£ > — —o11c

-o10d J > o [>o o9 e

R y s . 4. Schemat logi czny układu MCY 74511N

(29)

- 5 -

Obudowa plastykowa 16-wyprowadzeniowa C E 71.

D O P U S Z C Z A L N E P A R A M E T R Y E K S P L O A T A C Y J N E

Napięcie zasilania Napięcie wejściowe Prąd wejściowy

Z ak re s temperatur p r a c y

Z ak r e s temperatur przechowywania Temp era tura lutowania:

- ręcznego (max. U s) - automatycznego Maksymalna moc s t r at

UDD U.

amb stg

sol

- 0 , 5 -i +20 V - 0 , 5 -r U DD + 0,5 V

±10 mA

0 + +70 ° C

-55 -r +125 CC

350 C

270 ° C

500 mW

P R Z Y K Ł A D Y A P L I K A C J I 9 U

Wejście z d e k o d e r a

O'---

DD

u s s

Wyjście do w y ś w i e t l a c z a 7-segm en t owego 7-segm entowego

1 SEG ^ Dioda LED segmentu

w y ś w i e t l a c z a

R y s . 5. Schemat a p l i k a c y j n y dla wyświetl acza 7-segmentowego L E D ze wspól­

ną katodą. Wartość opornika R ustala wzór:

R = UOH U DF S E C

gdzie: U QH - napięcie wyjściowe w stanie wysokim, U DF - s p a d e k napięcia w diodzie L E D (typowy o k . 1,7 V ) , l S E G ~ prąd diody L E D równy prądowi lQH

(30)

- 6 -

0 U

Wej ści e z d ek od er a

o— ...

DD

H

H

l k

Wy jś ci e do wyś wi etl ac za 7 - segmentowego

— o--- 1 ... ł 'B

Dioda LED segmentu w y ś w i e t l a c z a

I SEG

T r a n z y s t o r n - p - n V ( T 1 )

USS

R y s . 6. Schemat a p l i k a c y j n y dla wyświetl acza 7-segmentowego L E D ze wspól­

ną anodą. Wartości oporników należy dobierać według p o n i żs z yc h z al eżności:

B

U OH " U B E B

U

‘ c

DD U

DF U

C E ( s a t ) R,

g dzi e: \Q - prąd bazy t r a n z y s t o r a T1 równy I u o h ~ naP'9cie wyjściowe w stanie wysokim, U DF - s pa de k napięcia na diodzie L E D ( typowy ok. 1,7 V ) , U DD “ na P'9cie zasilania u k ł ad u , ! c = l S E C - prąd kolektora t r a n z y s t o r a T 1 , U C E ( s a t ) ~ n a p i c i e na syceni a t r a n z y s t o r a T 1 , U g E - napięcie przewodzenia złącza baza-emiter t r a n z y s t o r a T l , R Q , R Q - wartość opornika bazowego

i kolektorowego. J T

T r a n z y s t o r T1 powinien pracować w w a r u n k a c h n a s y c e n i a , czyl i l r < beta * j „ (beta - wzmocnienie prądowe t r a n z y s t o r a T 1 ) .

(31)

Tabel a 1. P A R A M E T R Y S T A T Y C Z N E

Nazwa parametru

Symbol J e d n .

Wartość parametru Warunki pomiaru

^amb li r+ Cl t

amb 25° C

tamb = t

g U DD

M

U I L U IH [V]

C O r

^ c

o X min. max. min. t y p . max. min. max.

1 2 3 4 5 6 7 8 9 10 11 ' 12 13

Prąd zasilania ^ n nU U F A - 5 - 0,04 5 - 150 5 0; 5 -

- 10 - 0,04- 300 10 0; 10 -

- 20 - 0,04 ¿0 - 600 15 o; 15

100 - 0,04 100 - 3000 20 0; 20 -

Pręd wyj ści owy

* O L mA 0,64 _> 0,51 1,0 __ 0,36 _ 5 0; 5 0 ,4

w stanie niskim \J L

1,6 - 1,3 2,6 - 0,9 - 10 o; 10 0,5

4,2 - 3,4 6,8 - 2 ,4 - 15 o; 15 1,5

Napięcie wyjściowe

UO L V _ 0,05 _ 0 0,05 0,05 5 o; 5

w st ani e niskim \J Ł—

0,05 0 0,05 0,05 10 o- 10 -

- 0,05 - 0 0,05 - • 0,05 15 o 15 -

Napięcie wyjściowe w s t a ­

UOH • V 4,0 4,1 4,55 _ 4,2 _ 5 0 5 _

nie wysokim (dla danego u n

3,8 - 3,9 4,10 - 3,9 - 5 0 5 -

U DD pomiar wy k o n y wa n y 3,55 - 3,4 3,75 - 3,3 - 5 0 5 ' -

jest kolejno p r z y 4 w a r ­ 3,4 - 3,1 3,55 - - - 5 0 5 -

tościach Io h = ° , 1 ° , 20» 9,0 - 9,1 9,55 - 9,2 - 10 0 10 -

25 mA) 8,85 - 9,0 9,15 - 9,0 - 10 0 10 -

8,7 - 8,6 8,9 - 8,4 - 10 0 10 -

8,6 - 8,3 8,75 - - - 10 0 10 -

14,0 - 14,1 14,55 - 14,2 - 15 0 15 -

13,9 - 14,0 14,20 - 14,0 - 15 0 15 -

13,75 - 13,7 13,95 7 ' 13,5 - 15 0 15 -

13,65 13,5 13,80 15 0 15

(32)

Tabela 1 c d .

1 2 3 4 5 6 7 8 9 10 11 12 13

Napięcie wejściowe

U I L V _ 1 ,5 ... _ 1,5 _ 1,5 5 3,5 0, 5; 4,5

w stanie niskim - 3,5 ~ - 3,0 - 3,0 10 7,0 1 , 0 ; 9 , 0

- 4,0 - 4,0 - 4,0 15 - ; i i , o 1 , 5 ; 1 3,5

Napięcie wejściowe

U IH V 3,5 3,5 _, 3,5 5 1 , 5 ; - 0 , 5 ; 4,5

w stani e wysokim 7,0 - 7,0 - - 7,0 - 10 3 , 0 ; - 1 , 0 ; 9 , 0

11,0 11,0 11 ,0 rt. ' ■■■ 15 4 , 0 ; - 1 , 5 ; 1 3,5 Napięcie wyjściowe

*~*OH V 4,0 w 4,1 4,55 4,2 5 0; 5

w stani e wysokim 9,0 - 9,1 9,55 - 9,2 - 10 0; 1 0 -

14,0 - 14,1 14,55 - 14,2 - 15 0; 15 ' -

Pręd wejściowy

' l L uA _ -0,1 - 1 0 - 5 -0,1 - 1 , 0 18 0;18

w st ani e niskim /

Pręd wejściowy

1IH

<

t

0,1 10-5 0.1 1,0 18 0; 18 _

w st ani e wysokim ' 1\

Uwaga: t , = 0 ° C , t = 7 0 °C , Min. , i max. wartości g r a n i c z n y c h odnosić należy

u y

do bezwzględnej wartości paramet ru.

i

CO

I

(33)

- 9 -

Tabela 2. P A R A M E T R Y D Y N A M I C Z N E ( tamfc, = 2 5 ° C , t r = t f = 20 n s , C L =

= 50 p F , Rl = 200 kQ)

Nazwa parametru Symbol J e d n .

Wartość

parametru Q

t y p . max.

1 2 . 3 4 5 6

C z a s propagacji od t p u i r n i ns 520 1040 5

wejścia D do wyj ść r rl ^ L/ J

210 420 10

150 300 15

C z as propagacji od

t P L H ( D ) ns 660 1320 5

wejścia D do wyjść 260 520 10

180 360 15

C z a s propagacji od

V hL( B L ) ns 350 700 5

wejścia B L do wyj ść 175 350 10

125 250 15

. C z a s propagacji od

^PLH i B L l ns 400 800 5

wejścia B L do wyjść 175 350 10

125 300 15

C z as propagacji od t pui f i T l ns 250 500 5

wejścia L T do wyj ść 125 250 10

85 170 15

C zas propagacji od ^Pl W i 1 T l ns 150 300 5

wejścia L T do wyj ść 75 150 10

50 100 15

C z a s zmiany stanu ^Tl M ns 40 80 5

s ygnał u wyjściowego 30 60 10

25 50 15

C z a s zmiany stanu | ns 125 310 5

sy.gnału wyjściowego 75 ' 185 10

65 160 15

C z as ustalania impulsu ns 75 150 5

na wejściu D SU

35 70 10

20 40 15

ł

Czas przetrzymywani a t h ns -75 0 5

impulsu na wejściu D -35 0 10

-20 0 15

(34)

- 10 -

Tabel a 2 c d .

1 2 3 4 5 6

C z a s trwania impulsu

na wejściu L E / S T R O B E l w( LE/STROBE) ns 200 80

400 160

5 10

50 100 15

Pojemność wejściowa

C l P F 5 7,5 0

I N S T Y T U T T E C H N O L O G I I E L E K T R O N O W E J A l. Lotników 32/46

02-668 Warszawa tei. 43-54-01 tlx 815647

Cena 150 zł D r u k : Z 0 I N T E I T E z a m . 5 # / 8 9 n . Z W Maj 1989 r .

FRAWO R E P R O D U K C J I Z A S T R Z E Ż O N E

(35)

mm IN S T Y T U T T E C H N O L O G II E L E K T R O N O W E J

T I M E R PROGRAMOWANY MCY 74542N

Timer programowany zbudowany jest z programowanego a s y n c h r o n i c z n e g o dzielnika 16-bitowego o podziale pr ze z 28 i 216 wybi eranym wejściem p r o ­ gramowania ( P R ) .

Na r y s . 1 przedstawiono układ wy p ro wa d ze ń, schemat blokowy, sposób pod­

ł ącz eni a, programowanie częstotliwości oraz ustawianie stanu p r a c y . Schemat l ogiczny zamieszczono na r y s . 2.

Dzielnik połączony jest ze scalonym oscylatorem R C o częstotliwości f r e ­ gulowanej elementami zewnętrznymi Rt c , C t c wg wz oru:

2,3 R t c c t c

g dzi e: 1 kHz ^ f ^ 100 k ł ł z , Rg - 2 R^ę i Rg } 10 kQ .

Po pominięciu elementów z e w n ę t r z n y c h (wyprowadzenia R ^ i o t w a r t e ) , wejście Rg może być w y k o r z y s t a n e jako wejście zegarowe dzielnika c z ę s t o ­ tliwości 2^.

Wejście zerowania MR umożliwia z ewnęt rz ne wyzerowanie dziel ni ka i z a t r z y ­ manie p r a c y oscylatora w dowolnym momencie. T r y b p r a c y z automatycznym

W S T Ę P N A K A R T A K A T A L O G O W A

(36)

- 2 -

zerowaniem po włączeniu zasilania ustawiony j est p r ze z połączenie wejścia AR z U ss> Wejście s q/q ~ umożliwia odwrócenie s yg na ł u wyjściowego Q.

Wejście MODE sł uży do przełączani a t r y b u p r a c y : timer (jeden c y k i ) o s c y ­ lator (praca c y k l i c z n a ) . Wyjście R E S E T powtarza s y g n a ł MR oraz podaje s y gn a ł zerowania u r z ą d ze ń z e w n ę t r z n y c h p r z y p r a c y z automatycznym z e­

rowaniem po włączeniu zasi l ani a.

Dopuszczalne parametry ekspl oa tacy jne jak dla układów MCY 74000N ( w y ­ kaz poni żej ); obudowa plastykowa 14-wyprowadzeniowa C E - 7 0 .

D O P U S Z C Z A L N E P A R A M E T R Y E K S P L O A T A C Y J N E

Napięcie zasilania U DD ~0 '^ * +20 V

Napięcie wejściowe U ( - 0 , 5 - U DD + 0,5 V

Prąd wejściowy l| + 1 0 mA

Zakres temperatur p r a c y t amb 0 * +70 ° C

Za kre s temperatur t -55 f +125 ° C

przechowywania ^

Temperatura lutowania: t j

- ręcznego (max. 4 s) 350 ° (

- automatycznego 270 o,

Maksymalna moc s t r a t P Q 500 mW

(37)

- 3 -

et)

UDD teset PR NC Mode SQ/h

>

f p m i r a lî i i m m m

MCY 74542N

II! LU LU KJ bJ bJ lZT

N.C Ar Mr Uss

Wej. ]l. stopni dzielnika

n

Podział PR 2n

1 8 256

4> 16 65536

Rtc Ctc Rs b)

AR °"

Mr O- c)

'tel

Blok programowania

"tc o- Dtc n

R S

Oscylator RC

Licznik 28 16 bit

J6

Blok zerowania

e) -O—

■te -\b

oL

Reset

Blok sterowania

TT"

Mode Sq/q

Wejście Stan<$ Stani

a r

Automatyczne zerowanie po włączeniu zasilania

Zmniejszony pobór mocy

mr Praca Zerowanie

SQ/Q Q -0 po zerowaniu Q»1 po zerowaniu Mode

Timer (pojedynczy cykl)

Oscylator (praca cykliczna)

R y s . 1. Układ MCY 74542N a) układ w ypr owa dz eń, b) schemat blokowy, c) sposób podłączenia elementów z e w n ę t r z n y c h , d) programowanie c z ęs t o ­

tliwości, e) ustawianie t r y b u p r ac y

(38)

* 3D

Reset

R y s . 2. Schemat logiczny MGY 74542N

(39)

Gabela 1. P A R A M E T R Y S T A T Y C Z N E

Nazwa parametru

Symbol J e d n .

Wartość Warunki pomiaru

t . *>

mm 25°C t x|

max

U o ( v l u , ( v ]

U DD^

max. mi n. t yp . m a x . m a x .

1 2 3 4 5 6 7 8 9 10 11

Sp oc z yn kowy prąd za-

'd d ^uA 5 - 0,04 5 150 - 0; 5 5

Si lania / U A R = U D D / 10 - 0,04 10 300 - 0; 10 10

20 - 0,04 20 600 - 0; 1 5 15

100 - 0,08 100 3000 - 0;20 20

Prąd wyj ści owy

' o L mA 0,64 0,51 1 - 0,36 0,4 0; 5 5

w stanie niskim 1 ,6 1 ,3 2,6 - 0,9 0,5 0; 10 10

4,2 3,4 6,8 - 2,4 1 ,5 0; 15 15

Prąd wyj ści owy

'o h mA - 0, 64 -0,51 -1 - -0,36 4,6 0; 5 5

w - tanie wysokim -2 -1 ,6 - 3, 2 - -1,15 2,5 0; 5 5

- 1 , 6 - 1, 3 - 2 , 6 - - 0 , 9 9,5 0; 10 10

- 4, 2 "3,4 - 6 , 8 - - 2 , 4 13,5 0; 1 5 15

Napięcie wyjściowe

UO L V 0,05 - 0 0,05 0,05 - 0; 5 5

w stanie niskim 0,05 - 0 0,05 0,05 - 0; 10 10

0,05 - 0 0,05 0,05 - 0;15 15

Napięcie wyjściowe

UOH V 4,95 4,95 5 - 4,95 - 0; 5 5

w stanie wysokim 9,95 9,95 10 - 9,95 - 0; 10 10

| 1 4,95 14,95 15 - 14,95 - 0; 15 15

(40)

Tabela 1 c d .

1 2 3 4 5 6 7 8 9 10 11

Napięcie zasilania

U DD AR V - 8,5 - 18 - - - -

p r z y automatycznym zerowaniu / U A R 0 V 1 S po cz y nk ow y prąd

d d a r ^uA 200 - 7 200 1200 - - 5

zasilania 'przy 250 - 30 250 1500 - - 10

U AR = 0 V 500 - 80 500 2000 - - 15

Napięcie wejściowe

U 1 L V 1,5 - - 1,5 1,5 0 , 5 ; 4,5 - 5

w s i an i e niskim 3 - - 3 3 1 ;9 - 10

4 - - 4 4 1 , 5 ; 13,5 - 15

Napięcie wejściowe

U IH V 3,5 3,5 - - 3,5 0 , 5 ; 4 , 5 - 5

w stani e wysokim 7 7 - - 7 1 >9 - 10

11 14 - - 11 1 , 5 ; 13,5 - 15

Prąd wejściowy 1. ,uA ¿0,1 ±10~5 ±0,1 *1 0; 1 8 18

1 /

O o

= 0 c ' W = 70 c

U w a g a : w s z y s t k i e nie w y k o r z y s t a n e wejścia powinny b yć odpowiednio spol aryzowane p r ze z podłączenie do U s s lub U D D .

(41)

- 7 -

Tabela 2. PARAMETRY DYNAMICZNE MCY 74542N, (t b = 2 5 ° C , t = t f = 20 n s , C L .= 50 p F . Rl = 200 k Q )

Nazwa

parametru Symbol J e d n .

Wartość Warunki po­

miaru u D D [ v ]

t y p . max.

C z a s propagacji

V hi_' ^ L H /US 1 , 5 0 1 0 , 5 5

z wejścia R s do 0 , 6 0 3,6 10

wyjścia Q p r z y 0 , 4 0 2,9 15

podziale 2 8

C zas narastani a

t T L H ' l T H L ns 1 0 0 2 0 0 5

i c zas opadania 50 1 0 0 10

sygnału wyj ści o­ 40 80 15

wego

Pojemność

C l pF 5 7 , 5 ~ 1

wejściowa

Min. sz er okość

^Wmin ns 70 3 0 0 5

impulsu zegar o­ 30 1 5 0 10

wego R<- 20 ‘ 1 0 0 15

Min. s zer okoś ć

Hvmin rrs 2 0 0 900 5

impulsu zerowa­ 100 300 10

nia MR 75 225 15

Częstotliwość f

max IMHz 1,5 _ 5

maksymalna 4,0 _ 10

zegara R^ . |

, i

6,0

_________________L

15

(42)

I N S T Y T U T T E C H N O L O G I I E L E K T R O N O W E J A l . Lotników 32/46

02-668 Warszawa tel. 43-54-01

tlx 815647 D r u k Z O I N T E I T E zam.^b/89 Cena 120 zł

Maj 1 989 r .

n . 2 0 0

PRAWO R E P R O D U K C J I Z A S T R Z E Ż O N E

(43)

a i S I N S T Y T U T T E C H N O L O G II E L E K T R O N O W E J

PROGRAMOWANY D Z I E L N I K - E K S P A N D E R T I M E R A MCY 74601 N

Układ programowanego d z ie l n i k a - e k s p a n d e r a timera p r ze z n a c z o n y j e st do p r a ­ c y jako programowany dz ie l ni k lub timer ws pó łpr a cuj ąc y z generatorem ze­

wnę trz ny m. P r z y zastosowaniu g ener at ora zewnę trz nego o częstotliwości 0 t

r 100 kHz na wyj ści u układu można otrzymać s y g n a ł o o k r e s i e : 10 ms, 100 ms, 1 s , 1 min, 10 min, 1 god z. lub 10 godz. Dodatkowo układ może pracować j a­

ko stał y dzielnik pr zez 60.

Na r y s . 1 przedstawiono k onf igur ację wy p ro wa d ze ń, schemat blokowy i spo­

sób ustawienia trybów p r a c y u kł ad u.

Układ MCY 74601N zawiera programowany a s y n c h r o n i c z n y 23-bitowy dz ie lni k

2 3 3 4 4

umożliwiający podział p r ze z 1, 10, 10 , 10 , 6 x 1 0 , 6 x 1 0 , 3 6 x 1 0 , 36 x 10 , wy b ie r an y 3-bitowym wejściem programowania ( P I , P2, P 3) . S y g n a ł wejściowy (z zegara) podawany j est na wejście C L i po podziale pojawia się na wy jści u Q.

Wejście MR umożliwia zewnę trz ne wyzerowani e d z ie lni ka . Wejście $q/q umożli­

wia odwrócenie sygnał u wyjściowego Q.

Wejście MODE s ł uż y do ustawiania t r y b u p r a c y : - timer - jeden c y k l ,

- dziel nik częstotliwości - praca c y k l i c z n a .

Dodatkowo układ ma wy jści e T E S T , które p r z y P2 = 1 realizuje podział p r ze z 60 sy gna łu zegarowego C L niezależnie od t r y b u p r a c y ustawionego pr ze z $q/q

i MODE. P r z y PI = 1 i P2 = 0 na w yj ś c i u testowym pojawia się s y gn a ł C L . P r z y P1 = P2 = 0 wyj ści e testowe j est w stanie niskim po wyzerowani u s t a ­ nu liczników.

W S T Ę P N A K A R T A K A T A L O G O W A

(44)

C) a)

b)

UDD NC T P1 CL NC P2

. m n n n n

14 8

MCY 7 460 1 N

1 7

i i J T z n z j i z r T T t i n z r MR NC P 3 M o d e S g / g Q Us s

P1 P2 P3

Wejście T r y b p r a c y

MR S Q/Q MODE P1 P2 P3 Wyjście

T e s t Q

Podział O k r e s pr acy fC L = 0,1 k hz

L X X L L L L*1 r 1 10 ms

L X X L L H L*) r 10 100 ms

L X X H L L t1 r 100 1 s

L X X H L ' U t1 t 1.000 10 s.

L X X L H L ?60 t 6.000 1 min

L X X L H H t60 t 60.000 1 0 min

L X X H H L t60 t 360.000 1 godz.

L X X H H H Cr> o t 3.600.000 10 godz.

H X X X X X Zerowanie

L L X X X X L po

z er o­

waniu

L po zerowaniu

L H X X X X L po

z er o­

waniu

H po zerowaniu

L X L X X

X X

X ¡c_ie!nik często­ tliwości

timer ( p o j e dy n cz y c y k l )

L X H X dziel nik częstotliwości

* 11 po wyzerowani u stanu l iczników; X - stan ni ei stotny L tub H;

L - U s s ; H “ U L)D

R y s . 1. Układ MCY 74601N : a) k on f ig ur a cj a w ypr owa dz eń, b) schemat blokowy, c) sposób ustawiania t rybów

/ p r a c y

Cytaty

Powiązane dokumenty

Krzemowy bipolarny tranzystor n-p-n wielkiej częstotliwości o małym poziomie szumów jest przeznaczony do pracy w układach wzmacniaczy pracujęcych w zakresie

'Czasy te są prawdziwe, jeżeli przez cały czas cyklu dostępu pamięci adres podawany przez mikroprocesor jest stabilny... Obciążenie wyjść przy pomiarze

Każdy stan licznika programów jest wyświetlany na wskaźniku przez 2 s, Wejście do konkretnego programu wymaga wciśnięcia przełącznika K3 w chwili, gdy symbol tego programu

stępu do magistrali systemowej rozstrzygany jest w r ównoległym układzie arbitrażu. Kolejne narastające zbocze sygnału XSTR może po jaw/i ć się. już w trakcie

Wyka», »e liczba czterocyfrowa, której cyfra tysi¦cy jest równa cyfrze dziesi¡tek, a cyfra setek jest równa cyfrze jedno±ci, nie mo»e by¢ kwadratem

W art ykule zost aną prz edst awione wyniki analizy dwóch typów telewi- zyjnych audycji publicyst ycz nych emitowanych w największych st acjach ogólnopolskich (TVP 1, TVP 2, TVP

Na bokach r´ ownoleg loboku zbudowano kwadraty, tak ˙ze ka˙zdy kwadrat ma jeden bok wsp´ olny z r´ ownoleg lobokiem oraz nie ma innych punkt´ ow wsp´ olnych. Udowodni´

Zapisać zbiór rozwiązań podanej nierówności w postaci przedzia- łu lub uporządkowanej sumy przedziałów (nie używać różnicy zbiorów)... a) log (9/4) x